|
Please use this identifier to cite or link to this item:
https://repositorio.utn.edu.ec/handle/123456789/12741
Full metadata record
DC Field | Value | Language |
---|---|---|
dc.contributor.advisor | Rosero Chandi, Carlos Xavier | - |
dc.contributor.author | Orozco Villa, Lenin Fernando | - |
dc.date.accessioned | 2022-08-03T16:23:01Z | - |
dc.date.available | 2022-08-03T16:23:01Z | - |
dc.date.created | 2022-07-20 | - |
dc.date.issued | 2022-08-03 | - |
dc.identifier.other | 04/MEC/ 435 | es_EC |
dc.identifier.uri | http://repositorio.utn.edu.ec/handle/123456789/12741 | - |
dc.description | Desarrollar un sistema de control de fase para la sincronización de un inversor fuente de voltaje conectado en caliente a una microrred eléctrica. | es_EC |
dc.description.abstract | El alto potencial de energías renovables que existen a lo largo del territorio ecuatoriano ha sugerido la implementación de micro redes de bajo coste que ayuden a satisfacer la demanda eléctrica del país o inclusive proveer de este servicio básico a comunidades alejadas. El pro- blema que aquejan estas microrredes es al momento de conectar un nuevo inversor a esta red, específicamente en el proceso de sincronización. Por tal motivo, con la finalidad de lograr esta sincronizacio´n se han creado algoritmos de control que trabajen de la mano con electrónica de potencia, ciertamente unos mejores que otros, con diferentes aplicaciones y necesidades. Los algoritmos de lazo de enganche de fase o PLL del ingle´s Phase Locked Loop, son los ma´s em- pleados en la actualidad y los que presentan mayor fiabilidad. Bajo estas premisas, el presente trabajo tiene como objetivo el disen˜o de un PLL capaz de sincronizar un inversor a una micro- rred. Para el cumplimiento de este objetivo se analiza la literatura existente para optar por el lazo de control que mejor se acople a la necesidad del problema planteado, posteriormente, se procede al moldeado y disen˜o del lazo de control para finalmente someterlo a varias pruebas de funcionamiento con ayuda de software matema´tico. De tal manera que se pueda garantizar una solucio´n a la problema´tica planteada en este trabajo de grado, el lazo de enganche de fase en marco de referencia s´incrono o SRF-PLL del ingle´s Synchonous Reference Frame Phase Locked Loop es el que mejor desempen˜o presenta después de haber sido sometido a mu´ltiples pruebas y por tanto el seleccionado en el presente trabajo de grado. | es_EC |
dc.language.iso | spa | es_EC |
dc.rights | openAccess | es_EC |
dc.rights | Atribución-NoComercial-CompartirIgual 3.0 Ecuador | * |
dc.rights.uri | http://creativecommons.org/licenses/by-nc-sa/3.0/ec/ | * |
dc.subject | MECÁNICA | es_EC |
dc.subject | TECNOLOGÍA ELECTRÓNICA | es_EC |
dc.subject | RECURSOS ENERGÉTICOS | es_EC |
dc.title | Control de fase para sincronización de inversores fuente de voltaje | es_EC |
dc.type | bachelorThesis | es_EC |
dc.description.degree | Ingeniería | es_EC |
dc.contributor.deparment | Mecatrónica | es_EC |
dc.coverage | Ibarra. Ecuador. | es_EC |
dc.identifier.mfn | 0000039394 | es_EC |
Appears in Collections: | Ing. en Mecatrónica |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
04 MEC 435 logo.jpg | Logo | 127.54 kB | JPEG | View/Open |
04 MEC 435 TRABAJO GRADO.pdf | Trabajo de Grado | 1.52 MB | Adobe PDF | View/Open |
This item is protected by original copyright |
This item is licensed under a Creative Commons License