Please use this identifier to cite or link to this item: https://repositorio.utn.edu.ec/handle/123456789/12741
Citar este ítem

Full metadata record
DC FieldValueLanguage
dc.contributor.advisorRosero Chandi, Carlos Xavier-
dc.contributor.authorOrozco Villa, Lenin Fernando-
dc.date.accessioned2022-08-03T16:23:01Z-
dc.date.available2022-08-03T16:23:01Z-
dc.date.created2022-07-20-
dc.date.issued2022-08-03-
dc.identifier.other04/MEC/ 435es_EC
dc.identifier.urihttp://repositorio.utn.edu.ec/handle/123456789/12741-
dc.descriptionDesarrollar un sistema de control de fase para la sincronización de un inversor fuente de voltaje conectado en caliente a una microrred eléctrica.es_EC
dc.description.abstractEl alto potencial de energías renovables que existen a lo largo del territorio ecuatoriano ha sugerido la implementación de micro redes de bajo coste que ayuden a satisfacer la demanda eléctrica del país o inclusive proveer de este servicio básico a comunidades alejadas. El pro- blema que aquejan estas microrredes es al momento de conectar un nuevo inversor a esta red, específicamente en el proceso de sincronización. Por tal motivo, con la finalidad de lograr esta sincronizacio´n se han creado algoritmos de control que trabajen de la mano con electrónica de potencia, ciertamente unos mejores que otros, con diferentes aplicaciones y necesidades. Los algoritmos de lazo de enganche de fase o PLL del ingle´s Phase Locked Loop, son los ma´s em- pleados en la actualidad y los que presentan mayor fiabilidad. Bajo estas premisas, el presente trabajo tiene como objetivo el disen˜o de un PLL capaz de sincronizar un inversor a una micro- rred. Para el cumplimiento de este objetivo se analiza la literatura existente para optar por el lazo de control que mejor se acople a la necesidad del problema planteado, posteriormente, se procede al moldeado y disen˜o del lazo de control para finalmente someterlo a varias pruebas de funcionamiento con ayuda de software matema´tico. De tal manera que se pueda garantizar una solucio´n a la problema´tica planteada en este trabajo de grado, el lazo de enganche de fase en marco de referencia s´incrono o SRF-PLL del ingle´s Synchonous Reference Frame Phase Locked Loop es el que mejor desempen˜o presenta después de haber sido sometido a mu´ltiples pruebas y por tanto el seleccionado en el presente trabajo de grado.es_EC
dc.language.isospaes_EC
dc.rightsopenAccesses_EC
dc.rightsAtribución-NoComercial-CompartirIgual 3.0 Ecuador*
dc.rights.urihttp://creativecommons.org/licenses/by-nc-sa/3.0/ec/*
dc.subjectMECÁNICAes_EC
dc.subjectTECNOLOGÍA ELECTRÓNICAes_EC
dc.subjectRECURSOS ENERGÉTICOSes_EC
dc.titleControl de fase para sincronización de inversores fuente de voltajees_EC
dc.typebachelorThesises_EC
dc.description.degreeIngenieríaes_EC
dc.contributor.deparmentMecatrónicaes_EC
dc.coverageIbarra. Ecuador.es_EC
dc.identifier.mfn0000039394es_EC
Appears in Collections:Ing. en Mecatrónica

Files in This Item:
File Description SizeFormat 
04 MEC 435 logo.jpgLogo127.54 kBJPEGThumbnail
View/Open
04 MEC 435 TRABAJO GRADO.pdfTrabajo de Grado1.52 MBAdobe PDFThumbnail
View/Open


This item is protected by original copyright



This item is licensed under a Creative Commons License Creative Commons